摘要
用FPGA芯片来实现时分复分接技术,设计复用电路和分接电路。发送端完成复用电路。在发送端将一路1024K数据、一路512K数据、7路64K数据通过时分复用,合成一路2048K数据,传输出去。接收端完成分接电路。在接收端,利用同步技术,从2048K数据中,分解出发送端的原始数据:一路1024K数据、一路512K数据、7路64K数据。经过波形对比验证,分接出来的数据与原始数据一致。
出处
《电子产品世界》
2013年第3期48-50,56,共4页
Electronic Engineering & Product World