期刊文献+

一种AES算法的ASIC设计实现 被引量:1

An Implemention of AES Algorithm in ASIC
下载PDF
导出
摘要 为保证信息系统的安全性,基于现代集成电路设计方法,采用Chartered 0.35um CMOS工艺完成一款基于AES算法的密码芯片的ASIC设计。设计中首先完成了芯片的架构设计和模块划分,然后使用Verilog HDL完成了AES算法的描述。功能仿真结果表明该设计的加解密功能完全正确。最后使用Synopsys公司的Astro完成了芯片的物理设计。 In order to ensure the security of information systems,an ASIC implemention of AES based on Chartered 0.35um CMOS process technology is shown.The Verilog HDL of AES algorithm is developed after the architecture design and module partition.The function simulation results demonstrate that the design works well.Finally,the physical design of the cipher chip is completed by Astro.
出处 《计算机与现代化》 2013年第3期45-49,共5页 Computer and Modernization
基金 天津市自然科学基金资助项目(12JCZDJC20500)
关键词 信息系统 AES算法 功能仿真 物理设计 information system AES algorithm function simulation physical design
  • 相关文献

参考文献9

  • 1Joan Daemen, Vincent Rijmen.高级加密标准(AES)算法--Rijindael的设计[M].谷大武,徐胜波译.北京:清华大学出版社,2003.
  • 2殷伟凤.AES加密的资源优化设计及FPGA实现[J].计算机与现代化,2012(11):145-148. 被引量:2
  • 3WilliamStallings.密码编码学与网络安全--原理与实践[M].孟庆树,王丽娜,傅建明译.北京:电子工业出版社,2007.
  • 4Joan Daemen, Vincent Rijmen. AES Proposal : Rijndael [ EB/ OL]. www. eryptosofi, de/docs/Rijndael, pdf, 1999-09-03.
  • 5Zhang Xinmiao, Parhi K K. High-speed VLSI architectures for the AES algorithm [ J ]. IEEE Transactions on Very Large Scale Integration System, 2004,12 (9) :957-967.
  • 6武玉华,李艳俊,周玉坤,欧海文.基于FPGA的AES-128密码算法实现研究[J].微计算机信息,2007,23(02X):53-54. 被引量:13
  • 7何明星,林昊.AES算法原理及其实现[J].计算机应用研究,2002,19(12):61-63. 被引量:49
  • 8卜晓燕,张根耀,郭协潮.基于AES算法实现对数据的加密[J].电子设计工程,2009,17(3):86-87. 被引量:18
  • 9Deshpande A M, Deshpande M S, Kayatanavar. FPGA im- plementation of AES encryption and decryption [ C ]//IN- CACEC. 2009 : 1-6.

二级参考文献23

  • 1董洪波,范明钰,张九华.AES算法介绍和硬件设计[J].广西师范大学学报(自然科学版),2005,23(1):84-87. 被引量:7
  • 2邹候文,黎灿龙.一种椭圆曲线密码卡的设计与实现[J].微计算机信息,2006(01X):52-54. 被引量:7
  • 3BehrouzAForouzan.密码学与网络安全[M].北京:清华大学出版社,2009:425-450.
  • 4Daemen J,Rijnmen V.AES Proposal:Rijndael[M].1999-09.
  • 5Daemen J,Rijnmen V 著.谷大武,徐胜波译.高级加密标准(AES)算法-Riindeal的设计[M].清华大学出版社,2003.
  • 6Joan Daemen, Vincent Rijmen. AES Proposal: Rijndacl [ DB/OL ]. http://csrc, nist. gov/archive/aes/rijndael/ Rijndael-ammended. pdf, 1999-03-09.
  • 7National Institute of Standards and Technology. Specifica- tion for the Advanced Eneryption Standard ( AES ) [ DB/ OL]. http://esre, nist. gov/publieations/fips/fips197/ lips-197, pelf, 2001-11-26.
  • 8National Institute of Standards and Tectmology. Data Enc:p- tion Standard (DES) [ DB/OL]. http ://csrc. nist. gov/publi- eafions/fips/fips46-3/fips46-3, pelf, 1999-10-25.
  • 9Xinmiao Zhang, Keshab K Parhi. High-speed VLSI archi- tectures for the AES algorithm [ J ]. 1EEE Transactiotls on Very Large Scale Integration ( VLSI ) Systems, 2004, 12 (9) :957-967.
  • 10Saggese G P, Mazzeo A, Mazzocca N, et al. An FPGA- based performance analysis of the unrolling, tiling and pipelining of the AES algorithm [ C ]// Proceedings of the 13th International Conference on Field Programmable l.*)gic and Applications. 2003:292-302.

共引文献77

同被引文献6

引证文献1

二级引证文献10

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部