期刊文献+

基于FPGA的高速数据采集系统的设计

下载PDF
导出
摘要 本设计采用了以FPGA作为主控逻辑模块,从而实现了数据的硬件采集。设计中采用了自顶向下的方法,并将FPGA依据功能划分为几个模块,详细介绍了各个模块的设计方法和功能。FPGA模块设计采用VHDL语言,在QuartusⅡ中实现了软件的设计和仿真。整个系统可以实现6路最大工作频率是40kHz的模拟信号的采集和6路内部通信信号以实现自检的功能。
作者 蒋洪明
出处 《电子世界》 2013年第12期130-131,共2页 Electronics World
  • 相关文献

参考文献9

二级参考文献25

  • 1张维旭,贺占庄.基于FPGA的异步FIFO设计[J].计算机技术与发展,2006,16(7):168-170. 被引量:26
  • 2李正平,徐超,陈丽娟,谭守标.高速数据采集卡WDM驱动程序的开发[J].计算机技术与发展,2006,16(9):123-125. 被引量:3
  • 3杨守良.基于FPGA的高速并行A/D采样控制电路的设计[J].重庆文理学院学报(自然科学版),2006,5(4):52-54. 被引量:10
  • 4侯伯亨 顾新.VHDL硬件描述语言与数字逻辑电路设计[M].西安:西安电子科技大学出版社,1999..
  • 5EFAN S. 边计年(译).VHDL for Designers[M].北京:清华大学出版社,2000..
  • 6MAXIM. New releases data book volume[EB/OL]. [1999]. http://www.dzsc. com/icstock/439/MAX125. html.
  • 7[2]CYRESS.EZ-USB Technical Reference Manual May 2000
  • 8Analog Devices.AD9211 Complete Data sheet.www.analog. com.
  • 9Analog Devices.AD9740 Complete Data Sheet.www.analog. corn.
  • 10CY7C68001 Complete Data Sheet.http://www.cypress.com.

共引文献151

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部