摘要
在通信领域中,频率合成器起着越来越重要的角色,它可以为不同标准的无线收发机提供可编程低噪声的稳定本振信号,其性能可决定整个无线收发系统的性能。本文即是对应用于无线数字通信领域的锁相环式频率合成器系统级设计的研究。本论文结合相关文献,总结出了一套基于ADS-PLL Design Guide软件的可适用于锁相环式频率合成器的系统级设计方法。在所要求的L波段频率范围内(2904~2984MHz),该设计方法可以快速有效的实现频率合成器的锁定设计,仿真结果显示,对于整个所需频率范围内,采用优化后的二阶环路无源滤波器,环路均能锁定频率输出,锁定时间小于250μs。
出处
《计算机光盘软件与应用》
2013年第11期221-223,共3页
Computer CD Software and Application