期刊文献+

突发通信定时同步算法的FPGA实现 被引量:1

下载PDF
导出
摘要 提出了一种适用于突发通信的FPGA的定时同步的实现方法,分析了系统每个模块的作用,给出每个模块的硬件实现方法。最后在QuartusⅡ9.0编写VHDL代码和测试激励,并用signaltap对定时恢复算法进行仿真验证,结果表明,这种算法时钟抖动小,定时精度高。
作者 王利军
出处 《科技信息》 2013年第21期97-98,共2页 Science & Technology Information
  • 相关文献

参考文献7

二级参考文献22

  • 1晏蕾,余荣,梅顺良.全数字接收机中定时同步算法和实现[J].电子技术应用,2005,31(12):45-47. 被引量:11
  • 2Gardner F M. A BPSK/QPSK timing error detector for sampled receivers [J]. IEEE Trans Comm, 1986, 34:423 - 429.
  • 3Gardner F M. Interpolation in digital modems--Part I: Fundamentals [J]. IEEE Trans Comm, 1993, 41:501-507.
  • 4Erup L, Gardner F M, Harris R A. Interpolation in digital modems-Part Ⅱ: Implementation and performance [J].IEEE Trans Comm, 1993, 41:998-1008.
  • 5Oerder M, Myer H. Digital filter and square timing recovery [J]. IEEE Trans Comm, 1988, 36: 605-612.
  • 6Wang J, Yang Z X, Pan C Y, et al. A combined code acquisition and symbol timing recovery method for TDS-OFDM [J].IEEE Trans Broadcast, 2003, 49: 304- 308.
  • 7Meyr H, Moeneclaey M, Fechtel S A. Digital Communication Receivers: Synchronization, Channel Estimation, and Signal Processing[M]. New York: John Wiley & Sons, 1998.
  • 8MENGALI U, ANDREA A N D. Synchronization Techniques for Digital Receivers[M]. New York: Plenum,1997.
  • 9MEYR H, MOENECLAEY M, FECHTEL S A. Digital Communication Receivers[M]. New York: Wiley, 1998.
  • 10GARDNER F M. A BPSK/QPSK timing-error detector for sampled receivers[J]. IEEE Trans Commun, 1986,34: 423-429.

共引文献44

同被引文献5

引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部