期刊文献+

三值维持阻塞JKL触发器的研究 被引量:4

RESEARCH INTO TERNARY EDGE-TRIGGERED JKL FLIP-FLOP
下载PDF
导出
摘要 本文提出一种具有三轨输出的三值维持阻塞JKL触发器的设计,经计算机逻辑模拟和通过测试由TTL门电路组成的实验电路表明,该触发器能实现预定的逻辑功能。 The design of ternary cdge-triggered JKL-type filp-flop is proposed. The computer simulation and the test in experimental circuit made up with TTL gate show this flip-flop has the expected logic functioas.
作者 吴浩敏 庄南
出处 《电子科学学刊》 CSCD 1991年第2期113-118,共6页
基金 国家自然科学基金资助课题
关键词 触发器 多值逻辑 逻辑设计 JKL Multiple-value logic Flip-flop Logic design
  • 相关文献

参考文献8

  • 1陈偕雄,吴浩敏.混值有限自动机及其有效综合[J].电子学报,1989,17(4):75-80. 被引量:2
  • 2吴训威,电子学报,1988年,3期,35页
  • 3庄南,科学通报,1988年,33卷,12期,906页
  • 4吴训威,1987年
  • 5吴训威,科学通报,1986年,31卷,19期,1457页
  • 6吴训威,杭州大学学报,1985年,12卷,1期,62页
  • 7吴训威,中国科学.A,1985年,28卷,7期,643页
  • 8罗朝杰,数学逻辑设计基础.下,1983年

二级参考文献4

  • 1吴训威,科学通报,1986年,31卷,19期,1457页
  • 2吴训威,中国科学.A,1985年,28卷,7期,642页
  • 3曾光--,计算机学报,1982年,5期,391页
  • 4陶仁骥,有限自动机的可逆性,1979年

共引文献1

同被引文献32

  • 1吴训威 陈偕雄.具有三轨输出的三值触发器及其在三值时序电路中的应用[J].中国科学:A辑,1985,(7):643-654.
  • 2WESTE N, HARRIS D. CMOS VLSI Design: A Circuits and Systems Perspective[M]. Boston: Addison Wesley Higher Education, 2005 : 123- 146.
  • 3OKLOBDZIJA V G. Clocking and clocked storage elements in a Multi-Gigahertz environment [J]. IBM J of Research and Development, 2003,47 ( 5 / 6 ) : 567 - 584.
  • 4RABAEY J M. Digital Integrated Circuits: A Design Perspeetive[M]. Oxford: Prentice Hall, 2003:354 - 356.
  • 5GEROSA G A. 2.2 W 80 MHz superscalar RISC micro-processor[J]. IEEE J Solid-State Circuits, 1994,29 (12) : 1440-1454.
  • 6PARTOVI H. Clocked Storage Elements in Design of High- Performance Microprocessor Circuits [M]. Piscataway NJ :IEEE Press, 2000 : 207- 234.
  • 7PARTOVI H, BURD R, SALIM U, et al. Flow-through lateh and edgetriggered flip-flop hybrid elements[C]// Proceeding of ISSCC'96, San Franciseo, 1996 : 138- 139.
  • 8WU X X, W J. CMOS edge-triggered flip-flop using one tatch[J]. Electron Lett, 1998,34(16) : 1581 - 1582.
  • 9TSCHANZ J, NARENDRA S, CHEN Z P. Comparative delay and energy of single edge-triggered & dual edgetriggered pulsed flip-flops for high-performance microprocessors [C]//Proceedings of ISLPED' 01, Huntington Beach,2001: 147- 152.
  • 10NEDOVIC N, ALEKSIC M, OKLOBDZIJA V G. Compara-tive analysis of double-edge versus single edge triggered clocked storage elements [C]//Proceedings of ISCS'02, Scottsdale, Arizona, 2002: 26- 29.

引证文献4

二级引证文献10

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部