期刊文献+

分频系数为半整数分频器的CPLD设计 被引量:1

下载PDF
导出
摘要 以分频系数为半整数分频器的设计为例,介绍了在 MAX+ PLUS Ⅱ开发平台下,利用VHDL硬件描述语言和原理图输入方式,设计数字逻辑电路的过程。
出处 《现代电子技术》 2001年第1期63-64,共2页 Modern Electronics Technique
  • 相关文献

参考文献3

  • 1侯伯享 顾新.VHDL硬件描述语言与数字逻辑电路设计[M].西安:西安电子科技大学出版社,1999..
  • 2Altera公司.Data Book[Z].,1999..
  • 3Altera 公司 . Max + Plus Ⅱ Getting Started

共引文献10

同被引文献3

引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部