摘要
数字频率计是一种基本的测量仪器,被广泛应用于电子、测控等领域。本文主要采用EDA工具作为开发手段,使用VHDL语言设计实现一种8位数字频率计系统。首先介绍了该数字频率计系统的总体电路构成,包括控制模块、计数模块、锁存模块和显示模块,然后用VHDL语言实现各个模块,最后在MAX+PLUSⅡ软件中对所设计的数字频率计进行波形仿真实验。实验结果验证了设计的正确性。
出处
《数字技术与应用》
2013年第11期135-137,共3页
Digital Technology & Application