期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
软件/开发工具
Software & tools
下载PDF
职称材料
导出
摘要
Arria 10版Quartus II软件是一款支持20nmFPGA和SOC的开发工具。客户现在可以在熟悉而且成熟的Quartus II设计环境中,开始开发基于Arria10FPGA和SoC的系统,而且其编译时间大大缩短。
出处
《今日电子》
2014年第1期72-72,共1页
Electronic Products
关键词
开发工具
SOC
FPGA
Quartus
设计环境
SOC
分类号
TN402 [电子电信—微电子学与固体电子学]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
0
共引文献
0
同被引文献
0
引证文献
0
二级引证文献
0
1
刘争,李昆,王灿涛.
基于Verilog HDL的DDS设计与实现[J]
.电子制作,2015,23(2Z).
被引量:1
2
Altera 2.1版DSP Builder[J]
.电子产品世界,2003,10(06B):112-112.
3
陆建洛.
多路编译集成块DE应用[J]
.现代通信,1990(12):20-20.
4
陈庆祥.
利用电子计算机编译密码[J]
.电脑,1991(1):8-10.
5
Altera推出新型可编程器件和3.0版Quartus II设计软件[J]
.电信技术,2003(7):96-96.
6
Altera的Quartus II 4.2将FPGA和CPLD带进性能领先地位[J]
.电子技术应用,2005,31(1):55-55.
7
Altera推出4.1版Quartus Ⅱ软件[J]
.半导体技术,2004,29(8):87-87.
8
王珩.
ASIC的可测性设计[J]
.计算机与数字工程,1996,24(5):16-20.
被引量:2
9
李春剑,吉望西,刘达伦.
基于Verilog HDL的DDS设计与仿真[J]
.现代电子技术,2008,31(20):15-17.
被引量:6
10
王效杰(译).
新的广播技术(连载)[J]
.现代电视技术,1992(1):33-45.
今日电子
2014年 第1期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部