摘要
随着处理器运算能力的提升,总线数据传输速率成为了瓶颈,如何更快地增加总线数据传输率成为工程师热点研究问题之一。本文是以通用串行总线USB2.0为对象,阐述了高速互连中影响信号完整性的传输线理论,提出了USB信号的眼图模板,借助于Mentor信号完整性工具Hyperlynx进行仿真分析,结果表明差分传输线的特性阻抗给高速设计带来影响,为高速电路设计提供布局布线的理论依据。
出处
《制造业自动化》
北大核心
2014年第1期98-100,104,共4页
Manufacturing Automation