期刊文献+

一种用于视频采集10bit低功耗SARADC的设计

下载PDF
导出
摘要 本文通过对逐次逼近型ADC原理的分析,设计了一种用于视频采集10 bit,900KS/s的逐次逼近型模拟数字转换器(SAR ADC),该模数转换器主要由采样保持、DAC、比较器和数字逻辑控制器组成。其中,DAC采用电荷定标型结构,利用对称电容阵列结构减少电容所占面积,同时提高缩放电容的匹配精度;比较器采用三级预放大器加一级动态锁存器结构,并且该比较器采用了失调校准技术来提高比较器的精度。电路采用SMIC 0.13um 1P6M CMOS工艺进行设计,仿真结果表明,在900KS/s的采样速率下,有效位数可达8.7bit,功耗仅为1.02mW。
机构地区 福建工程学院
出处 《中国集成电路》 2014年第1期41-44,共4页 China lntegrated Circuit
基金 福建工程学院青年基金项目(GY-Z09087)
  • 相关文献

参考文献4

  • 1Huang T C,Huang P T,Wu S L. Area-power-efficient 11-bit SAR ADC with delay-line enhanced tuning for neural sensing applications[A].IEEE,2013.238-241.
  • 2Hu W,Lie D Y C,Liu Y T. An 8-bit single-ended ultra-low-power SAR ADC with a novel DAC switching method[A].IEEE,2012.2349-2352.
  • 3孙彤.低功耗逐次逼近模数转换器的研究与设计[D]北京:清华大学.
  • 4Lin H J,Huang X L,Huang J L. A mutual characterization based SAR ADC self-testing technique[A].IEEE,2013.1-6.

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部