摘要
根据一种基于神经网络混沌加密算法所提出的对称密钥密码方案 ,设计了一种安全实用的加解密专用芯片 .该芯片是采用 VHDL 语言设计的 ,并用 FPGAs实现 .文中主要介绍该加解密专用芯片的设计原理和方法 .
A new ASIC of chaotic encryption is presented in this paper. The encryption scheme of this ASIC is a symmetric probabilistic encryption scheme that is based on the chaotic behavior of Hopfield neural networks. This paper has desig ned this encryption chip using VHDL and implemented it with FPGAs.
出处
《计算机学报》
EI
CSCD
北大核心
2000年第11期1230-1232,共3页
Chinese Journal of Computers
基金
国家自然科学基金!(6 96 86 0 0 4
6 9886 0 0 2 )
福建省青年重点基金!(F982 0 0 1)