摘要
介绍了用复杂可编程逻辑器件(CPLD)来实现嵌入式微处理器(MCU)和DSP处理器之间端口数据总线逻辑控制电路的设计,给出了接口数据总线逻辑的设计电路和部分仿真结果。证明本文采用的系统结构具有设计灵活、设计开发周期短的优点。
A bus interface logical circuit between a embedded microprocessor MPC860 and a digital signal processing chip TMS320 using CPLD is presented in this paper. The designed circuits of bus interface controller and some simulating result are given.
出处
《半导体技术》
CAS
CSCD
北大核心
2001年第4期46-49,共4页
Semiconductor Technology