期刊文献+

嵌入式微处理器接口总线控制器的CPLD设计 被引量:2

Bus interface controller design for embedded microprocessor using CPLD
下载PDF
导出
摘要 介绍了用复杂可编程逻辑器件(CPLD)来实现嵌入式微处理器(MCU)和DSP处理器之间端口数据总线逻辑控制电路的设计,给出了接口数据总线逻辑的设计电路和部分仿真结果。证明本文采用的系统结构具有设计灵活、设计开发周期短的优点。 A bus interface logical circuit between a embedded microprocessor MPC860 and a digital signal processing chip TMS320 using CPLD is presented in this paper. The designed circuits of bus interface controller and some simulating result are given.
出处 《半导体技术》 CAS CSCD 北大核心 2001年第4期46-49,共4页 Semiconductor Technology
关键词 可编程逻辑器件 总线控制器 设计 接口 嵌入式微处理器 CPLD embedded CPU DSP bus controller
  • 相关文献

同被引文献5

  • 1王壬林.加速度计[M].北京:国防工业出版社,1982..
  • 2夏宇闻.从算法设计到硬线逻辑的实现[M]高等教育出版社,2001.
  • 3宋万杰等.CPLD技术及其应用[M]西安电子科技大学出版社,1999.
  • 4王壬林.加速度计[M]国防工业出版社,1982.
  • 5宋玉贵,陈花玲.一种多路计时器的CPLD实现[J].西安工业学院学报,2000,20(3):173-176. 被引量:3

引证文献2

二级引证文献4

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部