期刊文献+

硅膜厚度和背栅对SIMOX/SOI薄膜全耗尽MOSFET特性影响的研究 被引量:1

Influence of Silicon Film Thickness and Back Gate upon Characteristics of Fully Depleted Thin Film SIMOX/SOI MOSFET's
下载PDF
导出
摘要 本文报道了薄膜SIMOX/SOI材料上全耗尽MOSFET的制备情况,并对不同硅膜厚度和不同背面栅压下的器件特性进行了分析和比较.实验结果表明,全耗尽器件完全消除了"Kink"效应,低场电子迁移率典型值为620cm2/V·s,空穴迁移率为210cm2/V·s,泄漏电流低于10-12A;随着硅膜厚度的减簿,器件的驱动电流明显增加,亚阈值特性得到改善;全耗尽器件正、背栅之间有强烈的耦合作用,背表面状况可以对器件特性产生明显影响.该工作为以后薄膜全耗尽SIMOX/SOI电路的研制与分析奠定了基础. Abstract The fabrication of fully depletede MOSFET's with high performance on thin film SIMOX/SOI material is presented. The experimental results show that electron and hole low field mobilities are 620cm2/V. s and largely increase the current drivability along with the decrease Of silicon film thichkness. The condition of the back surface can greatly influence the device characterristics by the coupling between front and back gates. This work lays a foundation of thin film fully depletde SIMOX/SOI circuit fabrication.
出处 《Journal of Semiconductors》 EI CAS CSCD 北大核心 1995年第3期206-211,共6页 半导体学报(英文版)
  • 相关文献

参考文献3

二级参考文献5

共引文献3

同被引文献1

  • 1魏丽琼,第八届全国半导体集成电路与硅材料学术会议,1993年

引证文献1

二级引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部