期刊文献+

存储器仿真的设计 被引量:2

The Design of Simulation of the Memory
下载PDF
导出
摘要 在没有内部存储器的微处理器软核的设计过程中,如何正确建立软核与外存储器之间的接口是验证工作的关键之一。文章介绍利用多时钟产生存储器接口控制信号的方法,为建立软核仿真平台提供了一个新的途径。 In the design process of the microprocessor soft-core without inside memory ,how to set up the correct interface between soft-core and outside memory is a key of the verification work. This paper presents a way to generate control signals of the interface of memory using many clocks, and offers a new way for setting up the soft-core simulation platform.
出处 《微电子学与计算机》 CSCD 北大核心 2001年第3期15-18,共4页 Microelectronics & Computer
基金 国家自然科学基金!(6987010) 安徽省自然科学基金!(98324021) 高等学校博士学科点专项科研基金!(98035901)
关键词 微处理器 软核 存储器 仿真 设计 Microprocessor, Soft-core, Memory, Synchronism, Asynchronous
  • 相关文献

参考文献3

  • 1李丽,第三届全球智能控制与智自动化大会论文集,2000年
  • 2夏宇闻,复杂数字电路与系统的Verilog HDL设计技术,1998年
  • 3荣树熙,6502微处理机及其应用,1985年

同被引文献8

  • 1严立雄.ROM存贮矩阵掩膜自动编辑程序设计[J].微处理机,1996,17(4):49-51. 被引量:2
  • 2BHASKERJ.Verilog HDL硬件描述语言[M].北京:机械工业出版社,2000..
  • 3128KX8 CMOS FLASH MEMORY[S]. Winbond,2003-03.
  • 4Texas Instruments.TMS320C6000 CPU and instruction set reference guide[EB/OL].(2005-05-20)[2006-06-22].http:∥www-s.ti.com/sc/techlit/spru733.pdf.
  • 5Texas Instruments.TMS320C620x/C670x DSP program and data memory controller/direct memory access (DMA) controller reference guide[EB/OL].(2004-09-03)[2006-06-22].http:∥www-s.ti.com/sc/psheets/spru577a/spru577a.pdf.
  • 6Hennessy J L,Patterson D A.计算机系统结构:一种定量的方法[M].郑纬民,汤志忠,汪东升,等译.北京:清华大学出版社,2002:57-62.
  • 7张溯,胡永华,高明伦.状态机与多时钟体系结构的异同[J].微电子学与计算机,2001,18(3):1-5. 被引量:4
  • 8李昀,韩月秋.一种32位浮点数字信号处理器(DSPs)的外设模型设计[J].北京理工大学学报,2004,24(5):431-434. 被引量:2

引证文献2

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部