期刊文献+

利用EPLD实现TMS320C5402与SDRAM接口 被引量:1

Implementation interface between TMS320C5402 and SDRAM based on EPLD
下载PDF
导出
摘要 介绍了基于电可擦除可编程逻辑器件 EPLD,用VHDL语言设计实现的TMS320C5402与SDRAM的接口电路。
出处 《电子技术应用》 北大核心 2001年第8期63-64,62,共3页 Application of Electronic Technique
  • 相关文献

参考文献2

  • 1曾繁泰,VHDL程序设计,2000年
  • 2宋万杰,CPLD技术及其应用,1999年

同被引文献6

  • 1苏涛.高性能数字信号处理器与高速实时信号处理[M].西安:西安电子科技大学,2000..
  • 2SYNCHRONOUS DRAM-MT48LC16M16A2. Micron Technology, Inc. 2000.
  • 3Rudolf Usselmann. Memory Controller IP Core. www.opencores.org ,2001.
  • 4Application Note: Synthesizable High Performance SDRAM Controller. Xilinx, Inc. 2000.
  • 5R. Hoffmann. Engineer To Engineer Note: Technical Notes on using Analog Devices' DSP components and development tools. Analog Devices, Inc. 2001.
  • 6沙燕萍,曾烈光.SDRAM接口的VHDL设计[J].电子技术应用,2000,26(6):23-24. 被引量:10

引证文献1

二级引证文献3

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部