期刊文献+

应用四值逻辑技术异步计数器的分析和设计

Analysis and Design of Asynchronous Counters Using Four-Valued Logic Techniques
下载PDF
导出
摘要 应用四值逻辑技术讨论异步计数器的分析和设计,给出异步计数器分析和设计的一种方法。这种方法也适用于同步计数器的分析和设计。从给出的实例可以看出,这种分析和设计方法是有效而易行的。 This paper discusses analysis and design of asynchronous counters by using four-valued logic techniques and gives methods of analysis and design of asynchronous counters,which can also be used for analysis and design of synchronous counters.From the examples given in the paper it will be seen that the methods of analysis and design for counters are effective and simple.
作者 姜恩华
出处 《淮北煤师院学报(自然科学版)》 2001年第3期35-41,共7页 Journal of Huaibei Teachers College(Natural Sciences Edition)
关键词 四值逻辑 时钟分量 异步计数器 时序逻辑电路 设计 逻辑变量 触发器 counters four-valued logic clock-pulse components
  • 相关文献

参考文献3

二级参考文献9

  • 1方振贤.阶跃信号和时序电路设计[J].电子学报,1990,18(5):91-96. 被引量:6
  • 2姜文彬,电子学报,1986年,14卷,6期,112页
  • 3蒋大宗,数字逻辑,1984年
  • 4罗朝杰,数字逻辑设计基础.下,1983年
  • 5陈廷槐,计算机学报,1979年,2卷,4期,243页
  • 6陈偕雄,杭州大学学报,1987年,14卷,3期,301页
  • 7万栋义,脉冲与数字电路,1986年
  • 8吴训威,1985年
  • 9吴训威,杭州大学学报,1983年,10卷,2期,187页

共引文献6

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部