期刊文献+

基于控阈技术的并行式A/D转换器设计 被引量:1

DESIGN OF PARALLEL A/D CONVERTER BASED ON THRESHOLD-CONTROLLABLE TECHNIQUE
下载PDF
导出
摘要 该文将数字电路设计中空间-时间等效思想及阈值控制技术两者引入A/D转换器的设计,所设计出的A/D转换器在保证较高速度的同时具有相对简单的电路结构。 Space-time equivalence in digital design and the threshold-controllable technique arc introduced to the design of A/D converter in this paper. The proposed A/D converter has simpler structure while keeping higher speed.
出处 《电子与信息学报》 EI CSCD 北大核心 2002年第2期250-256,共7页 Journal of Electronics & Information Technology
基金 国家自然科学基金(No.69973039) 浙江省科技厅项目(No.0601110022)
关键词 并行式A/D转换器 设计 数字电路设计 控阈技术 空间-时间等效 A/D converter, Threshold-controllable technique, Space-time equivalence
  • 相关文献

参考文献4

二级参考文献18

  • 1吴训威.指导nM0S数字电路元件级设计的开关信号理论[J].电子学报,1993,21(11):83-86. 被引量:10
  • 2吴训威,1990年
  • 3吴训威,杭州大学学报,1989年,16卷,1期,43页
  • 4吴训威,中国科学.A,1989年,8期,848页
  • 5吴训威,Int J of Electronics,1993年,75卷,1023页
  • 6庄南,IEEE J Solid.State Circuits,1992年,27卷,840页
  • 7吴训威,Theory and Applications,1992年,20卷,891页
  • 8吴训威,IEEE Proc ISMVL Victoria,1991年
  • 9吴训威,IEEE Proc G,1991年,138卷,21页
  • 10吴训威,Int J of Electronics,1991年,71卷,1023页

共引文献17

同被引文献16

  • 1吴学祥,沈继忠.用于显性脉冲式触发器的新型低功耗脉冲信号发生器[J].浙江大学学报(理学版),2012,39(4):396-401. 被引量:2
  • 2邓小卫,吴训威.四值I^2L电路的输出电流信号综合技术[J].计算机学报,1994,17(1):73-76. 被引量:3
  • 3杭国强,徐月华.用于混合信号集成电路的低噪声电流型触发器[J].浙江大学学报(工学版),2007,41(4):616-620. 被引量:1
  • 4Masayuki M, Masakazu Y, and Koichiro F. A GHz MOS adaptive pipeline technique using MOS current-mode logic [J]. IEEE Journal of Solid-State Circuits, 1996, 31(6): 784-791.
  • 5Ngai K, Seng-Pan U, and Martins R P. A novel CMOS switched-current mode sequential shift forward inference circuit for fuzzy logic controller[C]. Proceedings of IEEE Asia Pacific Conference on Circuits and System Macao, China, 2008:396-399.
  • 6Ei Feki N B and Masmoudi D S. High performance dual- output second and third generation current conveyors and current-mode multifunction filter application[C]. Proceedings of 2009 6th International Multi-Conference on Systems, Signals and Devices, Djerba, Tunisia, 2009: 1-6.
  • 7E1-Hariry Y M and Madian A H. MOS current mode logic realization of digital arithmetic circuits[C]. 22nd International Conference on Microelectronics (ICM 2010), Cairo, Egypt, 2010: 128-131.
  • 8Wang X and William H R. A low-power double edge- triggered flip-flop with transmission gates and clock gating [C]. Proceedings of IEEE International Midwest Symposium on Circuits and Systems (NWSCAS 2010), Washington, USA, 2010: 205-208.
  • 9杭国强,应时彦.新型电流型CMOS四值边沿触发器设计[J].浙江大学学报(工学版),2009,43(11):1970-1974. 被引量:10
  • 10于云丰,马成炎,叶甜春.一种应用于GNSS接收机的新型低功耗高速预分频[J].电子与信息学报,2010,32(7):1752-1755. 被引量:1

引证文献1

二级引证文献9

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部