混合模式设计与深亚微米面临的挑战
出处
《光机电信息》
2002年第5期29-32,共4页
OME Information
-
1周祖成.EDA(电子设计自动化)的进展——深亚微米设计对EDA工具的要求[J].电子技术应用,1997,23(10):60-62.
-
2寒梅.迎接深亚微米设计的挑战[J].电子产品世界,1999,6(1):38-39.
-
3信息产业部:我国光通信发展存在三大问题[J].光纤光缆传输技术,2004(4):6-6.
-
4袁寿财,汪李明,祝咏晨.混合模式与深亚微米设计面临的新挑战[J].半导体技术,2004,29(1):8-11.
-
5黄志强,林争辉.USB IP核在深亚微米设计平台中的设计与实现[J].微电子学,2004,34(4):443-445. 被引量:1
-
6吴滔.基于Virtex-7FPGA实现亿万门级SoC原型验证[J].集成电路应用,2012(8):38-39.
-
7张泉.可重用设计方法研究[J].集成电路应用,2004,21(11):49-51.
-
8Colinmacdonald Anisjarrar Freescalesemiconductor.130m串扰延迟的处理技术[J].电子设计技术 EDN CHINA,2005,12(1):76-76.
-
9晓岳.采取前端和后端协作方案的IC设计[J].世界电子元器件,2002(6):49-51.
-
10肖斌,张译夫,高燕萍,杨梁,吴冬梅,范宝峡.A Robust and Power-Effcient SoC Implementation in 65nm[J].Journal of Computer Science & Technology,2013,28(4):682-688.
;