期刊文献+

自适应数字滤波器中乘法器的硬件设计 被引量:3

HARDWARE DESIGN OF MULTIPLIER IN THE DIGITAL ADAPTIVE FILTER
下载PDF
导出
摘要 本文在 ALTERA公司的 FLEX1 0 K系列芯片上 ,用 VHDL语言 ,对自适应数字滤波器中的乘法器进行了硬件设计和实现 ,并对乘法器的速度、芯片的资源使用进行了讨论 。 In this paper, the hardware design and realization is carried out in the digital adaptive filter with the series FLEX10K of ALTERA CO. The discussion of the rate and the resources is given and a reasonable result has been got
作者 李国峰
出处 《南开大学学报(自然科学版)》 CAS CSCD 北大核心 2002年第2期28-31,共4页 Acta Scientiarum Naturalium Universitatis Nankaiensis
基金 2 0 0 0年教育部博士点基金
关键词 自适应数字滤波器 乘法器 VHDL语言 FLEX10K系列 adaptive filter multiplier VHDL FLEX10K
  • 相关文献

参考文献1

二级参考文献4

共引文献13

同被引文献14

  • 1胡振华.VHDL与FPGA设计[M].北京:中国铁道出版社,2001.
  • 2赖杰.VHDL与数字电路设计[M].北京:科学出版社,2002.
  • 3Omid Tahernia.性能优越的FPGA为DSP技术开拓了新市场[DB/OL].(2009-5-9) [2009-5-9]. http://news, globalsca, com/FAYY/ 200806111557428697. htm.
  • 4赵雅兴.FPGA原理、设计与应用[M].天津:天津大学出版社,2000.85-86.
  • 5Michael J. Schulte, Member, IEEE, Pablo I. Balzola, Ahmet Akkas, and Robert W. Brocato “Inter Multiplication with Overflow Detection or Saturation” [J] . IEEE TRANSACTIONS ON COMPUTERS,VOL49,NO. 7 ,JULY 2000.
  • 6Kwentus. A. Y, Hung. H, T. Wilsson Jran, An architecture for high- performance/small- area multipliers for use in digital filtering applications, [ J] . IEEE. Solid - state circuits vol 29 pp117 -121 ,Feb 1994.
  • 7Aleksander, I, Array Networks for a Parallel Adder and Its control[J], IEEE Trans. on Electr. Computers, Vol. EC - 16, No. 2,April 1967.
  • 8Jan M.Rabaey.数字集成电路设计透视[M].北京:清华大学出版社,1998—12:408—413.
  • 9John G.Proakis 著(张力军,张宗橙,郑宝玉等译)数字通信[M].北京:电子工业出版社,2004.477-507.
  • 10L. B. Jackson, J.. F. Kaiser, and H. S. McDonald, An approach to implementation of digital filters[J], IEEE Trans. on Audio Electroacoustitcs, vol. 16, pp. 413-421,1968.

引证文献3

二级引证文献9

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部