期刊文献+

一种高性能误差放大器的设计 被引量:1

下载PDF
导出
摘要 给出了一种运用于高压DC-DC BUCK转换器的新型高性能误差放大器的设计方案。其核心模块采用差分运算跨导(OTA)三级放大结构来实现高增益,低时延等性能,同时采用0.6μm BCD HSPICE模型进行了仿真。结果表明:不同条件下的共模抑制比(CMRR)、电源抑制比(PSRR)分别在120 dB和70 dB左右,瞬态上升和下降时延均在百纳秒级,且变化范围很小。
作者 姚进 陈鹏
出处 《物联网技术》 2014年第7期45-47,共3页 Internet of things technologies
关键词 误差放大器
  • 相关文献

参考文献7

  • 1Pressman A.I. Switching Power Supply Design[M].New York; McGraw-Hill,1998.9-24,143-146.
  • 2Jeongjin Roh. High-performance error amplifier for fast transient DC-DC converters; Circuits and Systems II:Express Briefs[J].IEEE Transactions on,2005,(09):591-595.
  • 3L. Dixon. Closing the Feedback Loop[M].Unitrode Power Supply Design Seminar(Unitrode publication SEM-300),Topic 2,.
  • 4R. D. Middlebrook. Topics in Multiple-Loop Regulators and Current Mode Programming[A].1985.
  • 5Gray P.R,Hurst P.J,Meyer R.G. Analysis and design of analog integrated circuits[M].New York; Wiley &Sons,Inc,2001.224-230,287-230,410-412.
  • 6Allen P.E,Hollberg D.R. CMOS analog circuit design[M].New York; Oxford University Press,2001.310-323.
  • 7Pritchard, N.B. New technology enables a breakthrough in DC/DC converter design; Power electronics and variable-speed drives[A].1988.62-66.

同被引文献1

引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部