期刊文献+

基于FPGA和单片机的全同步数字频率计的实现

下载PDF
导出
摘要 本数字频率计采用以FPGA为核心器件设计。设计的过程用VHDL语言实现测频,测周等模块,用单片机进行显示器等硬件控制,C语言实现其软件控制。基于Quartus Ⅱ的VHDL的设计方法电子系统的设计方法和"自顶向下"与"自底向上"的设计方法。
作者 季霞
出处 《电子技术与软件工程》 2014年第19期141-141,共1页 ELECTRONIC TECHNOLOGY & SOFTWARE ENGINEERING
  • 相关文献

参考文献3

二级参考文献8

共引文献50

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部