摘要
进入21世纪,集成电路飞速发展,推动了半导体存储,微处理器等相关技术的飞速发展,FPGA也在其列。基于FPGA的设计规模和复杂程度同步增加。在FPGA的应用中,测试技术显得越来越重要。由于其本身技术的复杂性,测试也分多个部分:在"软"的方面,逻辑设计的正确性需要验证,这不仅在功能这一级上,对于具体的FPGA还要考虑种种内部或I/O上的延时特性;在"硬"的方面,首先在PCB板级需要测试引脚的连接,其次是I/O的功能也需要专门的测试。可编程逻辑器件供应商ALTERA公司针对FPGA的设计和开发提供了多种系统在线测试工具。In-system memory content editor是其中的一种,在JTAG模式下,当器件以一定的频率工作时,使用此工具可以独立于系统工作时钟地读取和修改器件中的数据,而不影响器件的正常工作。设计者可以利用此工具方便的对自己的设计进行调试。比如:当芯片正在工作时,监测系统存储器中的错误,在DSP应用中在线修改滤波器的系数。本文详细的介绍了In-system memory content editor工具的用法,以及其和SignalT apI I结合起来在FPGA调试中的应用。
出处
《数字技术与应用》
2015年第12期65-65,68,共2页
Digital Technology & Application