期刊文献+

基于FPGA的数字脉冲压缩算法的设计与实现 被引量:6

Design and Implementation of The Digital Pulse Compression Algorithm Based on FPGA
下载PDF
导出
摘要 介绍了雷达信号处理系统中脉冲压缩技术的现场可编程门阵列(FPGA)实现方法,研究和分析了线性调频信号的脉冲压缩算法,结合研究目标和设计要求,设计了一种基于数据分段的脉冲压缩处理方法,通过SignalTap仿真证明了其有效性。 This paper introduces the implementation method of field-programmable gate array (FPGA) for pulse compression technology in the radar signal processing system, studies and analyzes the pulse compression algorithm of linear frequency modulation (LFM) signal designs a pulse compression processing method based on segmented data combining with the study objectives and design requirements,proves its validity through SignalTap simulation.
作者 高星
出处 《舰船电子对抗》 2016年第1期85-88,共4页 Shipboard Electronic Countermeasure
关键词 现场可编程门阵列 脉冲压缩 数据分段处理 field-programmable gate array pulse compression segmented data processing
  • 相关文献

参考文献2

  • 1丁鹭飞,耿富录,陈建春.雷达原理[M].4版.北京:电子工业出版社,2011.5,206-207.
  • 2EDA先锋工作室.Verilog HDL实用精解——轻松成为设计高手[M].北京:北京航天航空大学出版社,2012.

共引文献2

同被引文献28

引证文献6

二级引证文献6

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部