期刊文献+

基于次态卡诺图的JK驱动方程的改进方法进行时序逻辑电路的设计 被引量:2

Since the next state map of Kano to start the application in the design of sequential logic circuit
下载PDF
导出
摘要 在应用次态卡诺图得到JK驱动方程时,为了达到时序逻辑电路设计最简化。论文在分析JK触发器的特性,及求取JK触发器驱动方程的传统方法中存在的问题,提出了用次态卡诺图求取JK驱动方程的改进方法。并通过示例说明利用该方法进行时序逻辑电路设计的过程。由此得出所提出的改进方法是可行的。 In order to achieve the simplest sequential logic circuit in the process of obtaining JK driving equation using the next state Karnaugh map. In this paper, the characteristics of JK flip-flop are analyzed, and the problem of the traditional method of JK flip-flop drive equation is proposed, and the improved method of JK driven equation is proposed by using the next state Karnaugh map. And through the example, the process of the design of sequential logic circuit is described.. The proposed method is feasible.
作者 高美蓉
出处 《电子设计工程》 2016年第8期152-154,共3页 Electronic Design Engineering
关键词 卡诺图 JK触发器 驱动方程 时序逻辑电路 karnaugh map JK flip-flop the driving equation sequential logic circuit
  • 相关文献

参考文献4

二级参考文献11

  • 1任骏原,张凤云.电子线路专题研究[M].成都:西南交通大学出版社,1995.
  • 2余孟尝.数字电子技术基础简明教程[M].北京:高等教育出版社,1998:234-236.
  • 3卢容德.联合卡诺图在逻辑电路分析中的应用.长江大学学报(自然科学版),2009,6(4):61-65.
  • 4ROFAILSS M, KS Y. Design of high performance double edge-riggered flip2flops [J]. Circuits Devices Syst,2000,147 (56) :219-223.
  • 5Frank B Manning, Rober R Fenichel. Synchronous counters constructed entirely of J-K flip-flops [J]. IEEE Trans on computers, 1976, C(25): 300-306.
  • 6Thomas L Floyd. Digital fundamentals[M]. 9th ed. USA: P.R. Donnelley & Sons Company, 2004.
  • 7Donald L Dietmeyer. Logic design of digital systems [M]. Allyn and Bacon press, 1988.
  • 8Michel E Holder. A modified karnaugh map technique [J]. IEEE Trans on education, 2005, 48(1): 206- 207.
  • 9严单贵,张承畅.分析由触发器构成的同步计数器的一种新方法[J].浙江大学学报(理学版),2011,38(4):415-418. 被引量:2
  • 10吴训威,陈豪.关于检验与消除竞争冒险的完整代数分析[J].浙江大学学报(理学版),2003,30(6):655-656. 被引量:10

共引文献28

同被引文献11

引证文献2

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部