摘要
随着科学技术和控制技术水平的提升,复杂数字电路的出现,各行各业由此得到极大发展。本文主要对复杂数字电路技术的分解演化进行研究,包括对国内外研究现状、演化硬件的可扩展性问题进行了探讨,然后对分解演化思想进行了详细分析。
参考文献2
-
1郭晓珉,姚 睿,刘智跃,等. 利用运动强度判据的高效自适应运动估计算法[J]. 中国图像图形学报,2012,(4).
-
2郝国锋,王友仁,张砦,袁鹏,孔德明.可重构硬件芯片级故障定位与自主修复方法[J].电子学报,2012,40(2):384-388. 被引量:26
二级参考文献15
-
1高娜娜,李占才,王沁.一种可重构体系结构用于高速实现DES、3DES和AES[J].电子学报,2006,34(8):1386-1390. 被引量:19
-
2Szasz C,Chindris V.Fault-tolerance properties and self-healing abilities implementation in FPGA-based embryonic hardware systems[A].Proceeding of the 7th IEEE International Conference on Industrial Informatics[C].Cardiff,Wales,2009.155-160.
-
3Zipf P.Applying dynamic reconfiguration for fault tolerance in fine-grained logic arrays[J].IEEE Transactions on Very Large Scale Integration (VLSI) Systems,2008,16(2):134-143.
-
4Zhang Z,Wang YR,Yang SS,et al.The research of self-repairing digital circuit based on embryonic cellular array[J].Neural Computing & Applications,2008,17 (2):145-151.
-
5Tahoori M B,Subhasush M.Automatic configuration generation for FPGA interconnect testing[A].Proceedings of the 21st IEEE VLSI Test Symposium[C].Stanford,CA,USA,2003.134-139.
-
6Kumar T N,Inn C S.An automated approach for the diagnosis of multiple faults in FPGA interconnects[A].Proceedings of 1st Asia Symposium on Quality Electronic Design[C].Kuala Lumpur,2009.391-395.
-
7Harris L G,Tessier R.Testing and diagnosis of interconnect faults in cluster-based FPGA architectures[J].IEEE Transactions on CAD of Integrated Circuits and Systems,2002,21(11):1337-1343.
-
8Hsu CL,Chen T.Built-in self-test design for fault detection and fault diagnosis in SRAM-based FPGA[J].IEEE Transactions on Instrumentation and Measurement,2009,58(7):2300-2315.
-
9Dutt S,Verma V,Suthar V.Built-in-self-test of FPGAs with provable ingnosabilities and high diagnostic coverage with application to online testing[J].IEEE Transactions on Computeraided Design of Integrated Circuits and Systems,2008,27(6):309-326.
-
10Shnidman N R,Mangione-Smith W H,Potkonjak M.On-line fault detection for bus-based field programmable gate arrays[J].IEEE Transactions on Very Large Scale Integration (VLSI) Systems,1998,6(4):656-666.
共引文献25
-
1王敏,王友仁,张砦,孔德明.三维结构可重构阵列在线自诊断与容错方法[J].仪器仪表学报,2013,34(3):650-656. 被引量:11
-
2肖鹏翀.试论可重构硬件芯片级缺陷定位与自主修复措施[J].黑龙江科技信息,2013(10):40-40.
-
3王敏,王友仁,张砦.三维可重构阵列互连资源在线分布式容错方法[J].计算机应用研究,2013,30(8):2360-2363. 被引量:5
-
4俞洋,彭喜元,王帅,王继业.一种可应用于并发在线测试的扫描单元设计[J].电子学报,2013,41(9):1869-1872.
-
5张峻宾,万让鑫,蔡金燕,孟亚峰,孟田珍.基于硬件演化的电子电路故障自修复研究综述[J].计算机应用研究,2013,30(12):3521-3524. 被引量:6
-
6汪金林,王友仁,张砦.面向数字信号处理的自修复可重构阵列设计[J].电子测量与仪器学报,2014,28(8):915-922. 被引量:5
-
7张砦,王友仁.基于可靠性优化的芯片自愈型硬件细胞阵列布局方法[J].航空学报,2014,35(12):3392-3402. 被引量:12
-
8宋保强,王友仁,张砦.片上可重构阵列容错方法研究[J].电子测量与仪器学报,2015,29(6):830-836. 被引量:6
-
9朱赛,蔡金燕,孟亚峰,李丹阳.基于功能重分化的LUT型胚胎电子阵列进化自修复[J].微电子学与计算机,2015,32(9):10-17. 被引量:1
-
10朱赛,蔡金燕,孟亚峰.一种LUT型胚胎电子阵列的功能分化方法[J].电子学报,2015,43(12):2440-2448. 被引量:5
同被引文献8
-
1林勇,罗文坚,王煦法.基于遗传算法的异构硬件电路冗余系统构造方法[J].电路与系统学报,2009,14(3):61-66. 被引量:3
-
2康立山,何巍,陈毓屏.用函数型可编程器件实现演化硬件[J].计算机学报,1999,22(7):781-784. 被引量:33
-
3纪震,田涛,朱泽轩.进化硬件研究进展[J].深圳大学学报(理工版),2011,28(3):255-263. 被引量:4
-
4赵曙光,刘贵喜,杨万海.可进化硬件的基本原理与关键技术[J].系统工程与电子技术,2002,24(1):70-73. 被引量:16
-
5赵曙光,杨万海.基于函数级FPGA原型的硬件内部进化[J].计算机学报,2002,25(6):666-669. 被引量:36
-
6朱继祥,李元香,邢建国.可重构系统的演化修复机制[J].计算机学报,2014,37(7):1599-1606. 被引量:5
-
7张砦,王友仁.基于可靠性优化的芯片自愈型硬件细胞阵列布局方法[J].航空学报,2014,35(12):3392-3402. 被引量:12
-
8刘慧,朱明程.仿生容错系统的可靠性分析[J].半导体技术,2003,28(2):36-40. 被引量:4
-
1老皮.手控指令输入装置:旋钮将卷土重来成为主流?[J].电子与电脑,2007(2):128-130.
-
2雒向东.磁控溅射Cu膜的表面形貌演化研究[J].半导体技术,2007,32(2):138-141. 被引量:8
-
3官骏鸣,汪虹.计算机专业《数字电路技术》课程教学改革探讨[J].黄山学院学报,2011,13(3):108-110. 被引量:2
-
4娄建安,李阳,余建华.复杂数字电路的分解演化研究[J].现代电子技术,2013,36(23):151-153.
-
5邬琦萍.Ad hoc网络的加速演化研究[J].计算机光盘软件与应用,2012,15(5):30-30. 被引量:1
-
6龙立钦.八进制七段显示译码器设计[J].凯里学院学报,2008,26(6):33-35.
-
7耿建平,王天蒙,李智,牛军浩.数字电路硬件演化研究[J].桂林航天工业学院学报,2015,20(1):1-5.
-
8赵永强.初探SDH技术[J].金融电子化,2003(4):57-58.
-
9张焕国,冯秀涛,覃中平,刘玉珍.演化密码与DES的演化研究[J].计算机学报,2003,26(12):1678-1684. 被引量:35
-
10唐明敏.小议数字电路故障检测及其诊断方法[J].科技创新与应用,2013,3(15):114-114. 被引量:3