期刊文献+

图像快速统计排序滤波设计及其FPGA实现 被引量:1

下载PDF
导出
摘要 本文提出了图像处理并行快速统计排序滤波算法。该算法基于FPGA进行设计,首先采用全并行比较方式实现滤波窗内数据排序,然后通过流水线方式实现滤波输出。根据此算法可进行最大值滤波、中值滤波等统计排序滤波处理,提高了处理速度。经过仿真试验,与传统的统计排序滤波相比,该快速统计排序滤波算法的实时性好,可实现性强。
作者 杜翠兰
机构地区 中国人民解放军
出处 《数字技术与应用》 2016年第6期171-173,共3页 Digital Technology & Application
  • 相关文献

参考文献2

二级参考文献7

  • 1Priyadarshan Kolte,Roger Smith,Wen Su.A Fast Median Filter using AltiVec[C].IEEE International Conference on Computer Design,1999-10:384-391.
  • 2Altera Coporation.DE2 Development and Education Board User Manual[Z].2007 ftp://ftp.altera.com/up/pub/de2/DE2_System_v1.6.zip.
  • 3Altera Corporation.Altera DE2 tutorial.Using the SDRAM Memory on Altera's DE2 Board with verilog Design[Z].2007ftp://ftp.altera.com/up/pub/de2/DE2_System_v1.6.zip.
  • 4SaraBaase.AllenVanGelder.计算机算法-设计与分析导论[M].北京:高等教育出版社,2001.
  • 5王成,吴继华,范丽珍等.AheraFPGA/CPLD设计[M].北京:人民邮电出版社.2005.
  • 6冈萨雷斯.数字图像处理[M].北京:电子工业出版社,2003..
  • 7万海军,何东健,徐尚中.基于FPGA的图像中值滤波算法硬件实现[J].微计算机信息,2008,24(21):280-282. 被引量:12

共引文献19

同被引文献11

引证文献1

二级引证文献2

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部