期刊文献+

智能优化算法在集成电路设计中的应用研究 被引量:1

下载PDF
导出
摘要 随着科技的发展,集成电路工艺正处于不断的进步之中。集成电路在生活中应用是十分广泛的,在很多电子产品中集成电路都是需要用到的电子元件。同时随着集成电路的不断发展,传统的算法设计已经不能满足集成电路的制造,集成电路的设计变得越来越富有挑战性。现在集成电路的设计一般是通过人工设计的方法进行设计,但是这样的设计方法需要较多的时间与成本。所以我们要想设计更好地集成电路就要用到智能优化算法对集成电路进行设计。智能的集成电路可以帮助人们做更多的事情。所以文章主要对智能优化算法在集成电路设计中的应用进行相应的研究。
出处 《科技创新与应用》 2016年第21期98-98,共1页 Technology Innovation and Application
  • 相关文献

参考文献2

二级参考文献76

  • 1袁颖,董利民,吴武臣,胡晓玲,武利,巩为华,丁广钰.集成电路设计实践教学平台建设的研究[J].电气电子教学学报,2007,29(S1):83-85. 被引量:7
  • 2杜晓晴.电子专业课授课方式的选取[J].电气电子教学学报,2009,31(S1):63-65. 被引量:1
  • 3余华,文玉梅.电子信息大类专业的微电子工程教育平台建设与研究[J].电气电子教学学报,2009,31(S1):137-139. 被引量:3
  • 4教育部、科技部关于批准有关高等学校建设国家集成电路人才培养基地的通知[J].中国现代教育装备,2004(2):61-62. 被引量:2
  • 5Josephson D. The good, the bad, and the ugly of silicon debug [C] //Proc of Design Automation Conference 2006. New York: ACM, 2006:3-6.
  • 6Paniccia M, Eiles T M, Rao V R M, et al. Novel optical probing technique for flip chip packaged microprocessors [C]//Proc of Int Test Conf 1998. Piscataway, NJ: IEEE, 1998: 740-747.
  • 7Rowlette J A, Eiles T M. Critical timing analysis in microprocessors using near-IR laser assisted device alteration (LADA)[C] //Proc of Int Test Conf 2003. Piscataway, NJ: IEEE, 2003: 264-273.
  • 8Knebel D, Sanda P, Manus M M C, et al. Diagnosis and characterization of timing-related defects by time-dependent light emission [C] //Proc of Int Test Conf 1998. Piscataway, NJ: IEEE, 1998: 733-739.
  • 9Livengood R H, Medeiros D. Design for (physical) debug for silicon microsurgery and probing of flip-chip packaged integrated circuits [C] //Proc of Int Test Conf 1999. Piscataway, NJ: IEEE, 1999:877-882.
  • 10Josephson D D. The manic depression of microprocessor debug[C]//Proc of Int Test Conf 2002. Piscataway, NJ: IEEE, 2002:657-663.

共引文献5

引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部