摘要
提出了一种使用FPGA的LVDS总线进行背板传输的方法,介绍了系统中各组成模块的设计实现方法,包括LVDS总线数据收发模块、数据编解码模块、数据校验模块和延时调整模块。
This paper explores a way to realize backplane transmission with LVDS bus of FPGA, introduces the design and implementation of system components, includes LVDS bus send and receive data model, data coding and decoding model, data validation and time delay adjustment model.
出处
《光通信技术》
北大核心
2016年第7期16-18,共3页
Optical Communication Technology