期刊文献+

基于FPGA的误码分析仪设计 被引量:1

下载PDF
导出
摘要 为了设计出基于FPGA的误码分析仪,选用以STC10F08XE单片机为主控制器、以EP1C3T144C8N芯片为误码检测、USART GPU串口屏为显示和控制以及EPCS和MAX232为下载程序,完成了整个硬件系统的设计。并在整个硬件系统实现的基础上,进行了M序列的产生、数据同步实现、误码监测统计以及液晶显示控制等相关实验。结合硬件电路以及实现的功能设计了各个功能模块的软件流程图,并结合流程图编写了各个模块的实现程序,然后结合硬件完成了联合调试,最终实现了系统的预期功能。
出处 《物联网技术》 2016年第7期43-46,共4页 Internet of things technologies
  • 相关文献

参考文献7

  • 1Y Fan, Z Zeljko, MW Chiang .A Versatile High Speed Bit Error Rate Testing Scheme[J]. IEEEXplore, 2004 : 385-400.
  • 2童诗白,华成英.模拟电子技术基础[M].北京:高等教育出版社,2006.
  • 3Lattice_Maehxo Mini Development Kit User' s Guide (Rev EB41_00.5) [Z]. Lattice Corp, 2009 : 23-37.
  • 4郭天祥.51单片机c语言教程:入门、提高、开发、拓展全攻略[M].北京:电子工业出版社,2009.
  • 5Gerd Vandersteen.Efficient Bit-Error-Rate Estimation of Multicarrier Transceivers[Z]. IEEE, 2011: 5-9.
  • 6Barry, J.R, Chen-Chu Yeh.Adaptive minimum bit-error rate equalization for binary signaling[J].IEEE, 2010, 48 (7) .- 1226- 1235.
  • 7An Overview of LVDS Technology[Z].National Semiconductor Corporation, 1998: 11-15.

共引文献131

同被引文献7

引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部