期刊文献+

高速图像压缩系统中DDR3控制器的实现 被引量:5

Implementation of DDR3 Controller in High-Speed Image Compression System
下载PDF
导出
摘要 数字遥感图像具有数据量大、实时处理等特点,为了满足实时图像处理系统对大容量和高带宽存储系统的需求,利用spartan6系列FPGA内嵌的DDR3控制器IP核实现对DDR3存储器的读写操作,把DDR3存储器复杂的读写时序操作简化为简单的用户接口。通过介绍DDR3存储器的特点和DDR3控制器的工作原理,并对生成的DDR3控制器进行硬件测试,证明了该控制器性能稳定;通过配置参数和接口设计把该控制器成功地应用到实时图像压缩系统中,该DDR3控制器的简单接口和灵活配置,以及DDR3存储器高带宽、大容量的特点,使DDR3存储器得到了广泛的应用。 Digital remote sensing images have the features of real-time processing and huge amount of data. To meet the needs of high-capacity and high bandwidth in image processing system, DDR3 controller in spartan6 FPGA is used to realize reading/writing operation to DDR3 memory, which converts the complicated timing operation into a simple user interface. The features of DDR3 memory and the principle of DDR3 controller are introduced, and the hardware test to the DDR3 controller shows that it can work steadily. The controller is used successfully in the real-time image compression system by parameter configuration and interface design. With high-capacity and high bandwidth, DDR3 memory has found a wide application.
出处 《电光与控制》 北大核心 2016年第8期85-88,共4页 Electronics Optics & Control
关键词 图像处理 数据存储 图像压缩系统 FPGA DDR3控制器 image processing data storage image compression system FPGA DDR3 controller
  • 相关文献

参考文献10

二级参考文献64

共引文献28

同被引文献46

引证文献5

二级引证文献21

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部