期刊文献+

全电子执行单元冗余设计方案探讨 被引量:1

Scheme of Redundancy Design of Full-electronic Computer Interlocking System
下载PDF
导出
摘要 介绍了全电子联锁电子执行单元冗余设计的必要性,以及冗余设计的单驱单采、并驱并采等形式,并通过举例给出了冗余方案的选择指导原则。 The necessity of adopting redundancy design in the development of Full-electronic Computer Interlocking System is discussed.The redundant methods,such as Single input Single output,Parallel input Parallel output,have been introduced.The author gives some examples to explain how to choose redundant methods in design.
作者 李卫娟
出处 《铁道通信信号》 2016年第7期11-13,共3页 Railway Signalling & Communication
关键词 全电子计算机联锁 热备冗余 并驱并采 单驱单采 Full-electronic Computer Interlocking System Hot Standby Parallel input & parallel output Single input &single output
  • 相关文献

参考文献2

二级参考文献3

  • 1[1]TB/T3027-2002,计算机联锁技术条件[S].北京:中国铁道出版社,2002.
  • 2赵志熙.计算机联锁技术[M].北京:中国铁道出版社,1999.
  • 3TB/T3027-2011(送审稿).计算机联锁技术条件.

同被引文献2

引证文献1

二级引证文献13

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部