期刊文献+

基于FPGA的多通道双频数字接收机设计 被引量:1

下载PDF
导出
摘要 FPGA提供了大量的可编程DSP处理器的灵活性,且具有较高的实时性能。开发一种基于FPGA的多通道双频数字接收机的软件雷达,探讨数字下变频(DDC)技术,并介绍一款基于FPGA的并行处理架构。该FPGA采用基于块的设计,由ADC接口模块、DDC模块以及DSP接口模块组成。整个多通道DDC处理过程由Virtex-6FPGA完成,并且已应用于雷达系统。实验验证了该数字接收机的可行性。
作者 栗明
出处 《软件导刊》 2016年第8期80-82,共3页 Software Guide
基金 河南工程学院电气信息工程学院青年教师基金项目(2015)
  • 相关文献

参考文献7

  • 1WALKER L, DUDLEY J, SADLER D. An FPGA based digital ra- dar receiver for Soft Radar[C]. Conference Record of the Thirty- Fourth Asilomar Conference, IEEE, 2000 : 73-77.
  • 2WU Y, LI J. The design of digital radar receivers[J]. Aerospace and Electronic Systems Magazine, 1998,13 (1) : 35-41.
  • 3LIU W, YAO D, SUN Y. Design of digital IF receiver based on ADCs and FPGAs[C]. Radar Conference, 2013.
  • 4HARRIS F J. Muhirate signal processing for communication sys- tems[M]. Prentice Hall PTR,2004.
  • 5HOGENAUER E. An economical class of digital filters for decima- tion and interpolation[J]. Acoustics,Speech and Signal Processing, 2001,29(2) : 155-162.
  • 6DOLECEK G J, CARMONA J D. Generalized CIC-cosine decima tion filter [C]. Industrial Electronics & Applications (ISIEA) IEEE, 2010 : 640-645.
  • 7DOLECEK G J, HARRIS F. On design of two-stage CIC compensa tion filter[C]. Industrial Electronics. IEEE, 2009 : 903-908.

同被引文献7

引证文献1

二级引证文献6

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部