期刊文献+

一种基于FPGA的位同步时钟提取电路 被引量:2

下载PDF
导出
摘要 本系统主要对伪随机序列数据流中的位同步时钟提取和位同步时钟频率测量进行重点设计,采用ALTERA提供的Cyclone V 5CSEMA5F31C6芯片作为主控制器。该系统的创新点在于接收端在传统的数字锁相环(DPLL)的基础上还采用了一种等精度测频法来捕获位同步时钟的频率。通过多项测试,分析并记录数据,结果显示该系统的各项指标均能较好完成设计要求。
出处 《内蒙古科技与经济》 2017年第7期73-74,共2页 Inner Mongolia Science Technology & Economy
  • 相关文献

参考文献2

二级参考文献4

共引文献17

同被引文献23

引证文献2

二级引证文献9

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部