期刊文献+

非易失性突触存储阵列及神经元电路的设计 被引量:2

Design of Non-Volatile Synapse Array and Neuron Circuits
下载PDF
导出
摘要 传统的神经形态芯片一般采用SRAM阵列来存储突触权重,掉电后数据会丢失,且只能通过单一地址译码进行存取,不利于突触权重的更新.为此,本文基于40nm先进工艺并结合嵌入式相变存储器设计了一种非易失性突触存储阵列及神经元电路,为神经元的突触权重存储和更新提供了一种有效、高速和低功耗的解决方案. Traditional neuromorphic chips generally use SRAM array to store the synaptic weights,which would lose data once power down.And the SRAM array can only be accessed through a single address decoding,which is not suitable for synaptic weights update.In this paper,a non-volatile synapse array and neuronal circuits based on 40 nm process combining with embedded phase change memory(ePCM)are proposed.This work would provide an effective,high-speed and low-power solution to store and update the neuron synaptic weights.
出处 《微电子学与计算机》 CSCD 北大核心 2017年第11期1-5,共5页 Microelectronics & Computer
基金 国家自然科学基金(61076121,61176122,61106001,61261160500,61376006) 中国科学院战略性先导科技专项(XDA09020402) 国家重点基础研究发展计划(2013CBA01904,2013CBA01900,2010CB934300,2011CBA00607,2011CB932804) 国家集成电路重大专项(2009ZX02023-003)
关键词 神经元 突触 非易失性 相变存储器 人工神经网络 neuron synapse non-volatile phase-change memory artificial neural network
  • 相关文献

参考文献1

共引文献1

同被引文献13

引证文献2

二级引证文献8

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部