期刊文献+

基于SystemC和SystemVerilog的联合仿真平台设计 被引量:1

下载PDF
导出
摘要 采用SystemC建模高抽象级模型、SystemVerilog进行验证工作,是解决验证工作量随着SoC复杂度提高而增加问题的有效手段。为了实现两种语言的联合仿真,提出了一种基于SystemC和SystemVerilog的联合仿真平台的实现,平台采用UVM验证方法学,采用标准化的组件结构与TLM通信方案,采用官方的UVMC库解决了SystemC与SystemVerilog之间的数据通讯问题,能够产生定向或约束性的随机激励。实际在UVM验证平台中完成对于AHB主设备接口的验证,结果显示,所设计的平台可以行之有效地实现联合仿真。
作者 卢艳君
出处 《科学技术创新》 2017年第27期16-18,共3页 Scientific and Technological Innovation
  • 相关文献

参考文献1

二级参考文献7

  • 1Michael Keating, Pierre Bricaud. Reuse Methodology Manual for System-on-a-chip Designs.[M].2nd ed.Boston: Kluwer Academic Publishers,1999.
  • 2IEEE Standard Hardware Description Language Based on the Verilog Hardware Description Language[S]. IEEE Std 1 364-1 995,http:∥standards.ieee.org/reading/ieee/std/dasc/1364-1995.pdf,2003..
  • 3Stuart Swan. An Introduction to System-Level Modeling in SystemC 2.0, http://www.cadence.com/whitepapers/Systemc_wp20.pdf,2001-07.
  • 4Agliada N, Fin A, Fummi F, et al. On the Reuse of VHDL Modules into SystemC Designs,http:/eda.sci.univr.it/publications/sdl01.pdf,2001.
  • 5Bollano G, Garino P, Turolla M, et al. SystemC's Impact on the Development of IP Libraries,www.idosoc.com.pdf/Ipooe.pdf,2000.
  • 6Leila Mahmoudi, Ayough Ali.Verilog2SC: A Methodology for Converting Verilog HDL to SystemC[EB/OL],http://www.systemc.org/projects/sitedocs/document/Verilog2SC_tech/en/1.pdf,2003-01-25.
  • 7Synopsys Inc. Describing Synthesizable RTL in SystemC, http://www.synopsys.com/products /sld/rtl_systemc.pdf, 2003-01-15.

共引文献1

同被引文献3

引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部