期刊文献+

CMOS晶体管漏电流分析

下载PDF
导出
摘要 随着微电子技术的发展,晶体管工艺尺寸逐渐缩小、集成度不断提高,较好地满足了用户对IC成本和性能的需求。然而,集成度的提高却带来了单位密度的功耗大幅增加,并由此带来了可靠性下降、使用寿命变短等问题。鉴于此,在参照大尺寸晶体管的功耗构成的基础上,总结了小尺寸晶体管的功耗来源划分,基于45 nm工艺分析了CMOS晶体管在工作时存在的各种漏电流的产生机理,并给出了相关数学模型,可为纳米尺寸下的功耗估计和低功耗技术研究提供帮助。
作者 王旭
出处 《机电信息》 2018年第21期114-115,117,共3页
  • 相关文献

参考文献1

二级参考文献1

  • 1Yang I Y,IEEE Trans Electron Devices,1997年,44卷,5期,822页

共引文献12

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部