期刊文献+

任意长度加法器的设计与分析

下载PDF
导出
摘要 加法器是电子电路中的常用部件,广泛应用于各种运算系统。文章通过对加法器基本原理的分析及对1、2比特加法器的逻辑实现,推导出用低位加法器实现高位加法器的递推实现模型,由此提出了任意长度通用加法器的实现方法。
作者 欧阳励行
机构地区 徐州市第一中学
出处 《中国高新科技》 2018年第21期74-75,共2页
  • 相关文献

参考文献3

二级参考文献19

  • 1[1]Weste N,Eshraghian K.Principles of CMOS VLSI Design,a System Perspective,Reading,MA:Addiso-Wesley,1993
  • 2[2]Zhuang N,Wu H.A new design of the CMOS full adder.IEEE J Solid-State Circuits,1992;27(5):840~844
  • 3[3]Abu-Shama E,bayoumi M.A new cell for low power adders.Proc Int Midwest Symp Circuits and Systems,1995;1 014~1 017
  • 4[4]Shams A,Bayoumi M.A modular approach for designing low power adders.Proc ASILOMAR,1997:757~761
  • 5[5]Shams A M,Bayoumi M A.A novel high-performance CMOS 1-bit full-adder cell.IEEE J Solid-State Circuit and Systems-Ⅱ,2000;47(5):478~481
  • 6[6]Wang J M,Fang S C,Feng W S.New efficient designs for XOR and XNOR functions on the transistor level.IEEE J Solid-State Circuit,1994;29(7):780~786
  • 7[7]Lee H,Sobelman G E.New XOR/XNOR and full adder circuits for low voltage,low power applications.Microelectronics Journal,1998;29:509~517
  • 8[8]Shams A,Bayoumi M.Performance evaluation of 1-bit CMOS adder cells.Proc IEEE Int Symp Circuits and Systems,ISCAS'99,1999;1:27~30
  • 9Semiconductor Industry Association.Workshop working group reports[R].Irving,TX,USA.1992:22-23.
  • 10WANG Y-K,PAI C,SONG X-Y.The design of hybrid carry-lookahead/carry-select adders[J].IEEE Trans Circ Syst Ⅱ,2002,49(1):16-24.

共引文献18

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部