期刊文献+

非定长码高速实时拼接专用集成电路的研制

下载PDF
导出
摘要 给出一种流水线与阵列处理相结合的VLSI系统结构,以实现非定长码的高速实时拼接与存储。该结构不但并行处理能力强,能够在每个时钟周期内拼接一个非定长码,并且复杂度低,仅需10000门单元电路即可实现。利用ACTEL公司的现场可编程门阵列实现该功能,验证结果表明,所研制的专用芯片工作频率大于70MHz、功耗低于130mW、性能稳定可靠,具有良好的工程应用前景。
作者 程子敬 张浩
出处 《电子技术应用》 北大核心 2002年第9期69-71,共3页 Application of Electronic Technique
  • 相关文献

参考文献2

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部