期刊文献+

异步低功耗RSA电路结构的设计和实现 被引量:3

Design and Implementation of an Asynchronous Low Power RSA Circuit Structure
下载PDF
导出
摘要 提出一种适用于智能卡和电子标签的异步低功耗RSA电路结构及其模乘电路结构,使用GTECH的优化方法和BrzCallMux的实现策略,基于TSMC 130nm CMOS标准工艺进行ASIC实现。结果表明,所提出的异步低功耗RSA的面积最低仅为其他RSA面积的4%,一次加解密时间最低仅为其他RSA加解密时间的0.216%,功耗最低仅为其他RSA功耗的16.99%。 An asynchronous low power RSA circuit structure and its modular multiplication circuit structure for smart cards and RFID tags are proposed.By using GTECH optimization scheme and BrzCallMux implementation strategy,ASIC implementation is carried out based on a TSMC 130 nm standard CMOS technology.Experimental results show that the area of the proposed asynchronous low power RSA is only 4%of that of another asynchronous RSA,its average time to perform a cryptographic operation is only 0.216%of that of another asynchronous RSA,and its power consumption is only 16.99%of that of its corresponding synchronous counterpart.
作者 张奇惠 曹健 曹喜信 于敦山 张兴 ZHANG Qihui;CAO Jian;CAO Xixin;YU Dunshan;ZHANG Xing(School of Software and Microelectronics,Peking University,Beijing 102600)
出处 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2018年第6期1351-1354,共4页 Acta Scientiarum Naturalium Universitatis Pekinensis
关键词 异步 低功耗 RSA GTECH ASIC asynchronous low energy RSA GTECH ASIC
  • 相关文献

同被引文献22

引证文献3

二级引证文献3

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部