期刊文献+

关于高速数字电路设计中信号完整性的相关探讨

下载PDF
导出
摘要 大数据时代,在高速数字电路的设计过程中,必须确保信号的完整性,因此对信号完整性进行分析和验证十分必要。当下电子产品的更新换代速度极快,完整性设计的重要性也愈加突出,本文将对高速数字电路设计中的信号完整性影响因素进行分析,并在此基础上,针对其主要影响因素,提出几种信号完整性的仿真分析方法。
作者 张胤
出处 《城市周刊》 2018年第32期11-11,共1页 City weekly
  • 相关文献

参考文献2

二级参考文献9

  • 1Berrie John.设计高速电路板的注意事项[OL].[2009-11-30].http://www.PCBTech.net.
  • 2阿鸣.电源完整性理论基础[OL].[2009-11-30].http://www.PCBTech.net.
  • 3Swaminathan Madhavan, Engin A Ege. Power Integrity Modeling and Design for Semiconductors and Systems [M]. Prentice Hall PTR, 200 4.
  • 4Swaminathan Madhavan. Engin A Ege. An Introduction to Mixed-Signal IC Test and Measurement[M]. Oxford: Oxford University Press, 2009.
  • 5Advanced Micro Devices Inc. High-Speed Board Design Techniques, 1997.
  • 6Johnson Howard, Graham Martin, High-Speed Digital Design [M]. New York: Prentice Hall PRT,1999.
  • 7郑军奇.EMC(电磁兼容)设计与测试案例分析[M].北京:电子工业出版社,2007.
  • 8玉素甫.艾山.浅析高速数字电路中的信号完整性[J].电子技术与软件工程,2014(2):156-156. 被引量:3
  • 9周园园,刘佳.高速数字电路中的信号完整性设计[J].电子技术与软件工程,2014(14):72-72. 被引量:1

共引文献9

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部