期刊文献+

基于混合SETMOS结构的超前进位加法器

下载PDF
导出
摘要 通过混合SETMOS电路设计来代替环境适应性不高的纯单电子晶体管电路,并在此基础上构建了一种新的混合超前进位加法器。首先利用SETMOS生成几种基础逻辑门,进而基于超前进位加法器的原理组合这些门,通过软件仿真验证最终生成的纳电级加法器电路的效果并将其与微电级的MOS电路进行比较。测试结果证明新的混合SETMOS结构超前进位加法器在正常室温环境下成功实现加法器功能的同时,能够缩小尺寸、功耗与运算时间,从而使得纳米电子逻辑电路初步具备应用于生产实践中的条件。
出处 《电子制作》 2019年第17期9-12,共4页 Practical Electronics
  • 相关文献

参考文献1

二级参考文献11

  • 1杨银堂,王帆,朱樟明,翟艳.集成化单电子器件研究进展[J].电子器件,2004,27(4):772-776. 被引量:1
  • 2孙铁署,蔡理.一种基于互补型单电子晶体管的全加器电路设计[J].电子器件,2005,28(2):366-369. 被引量:9
  • 3Tans, S. J., Verschueren,A. R. M. & Dekker, C. Room-temperature transistor based on a single carbon nan-otube[J]. Nature 393,49 ~ 52 (1998).
  • 4K K LIKHAREV. Single-electron devices and their ap-plication [J].Proceeffmgs of the IEEE 1998; 87 (4) :602-632.
  • 5VENKATARATNAM A, GOEL A. Novel designs ofN0R2 and NOR3 logic gates using single electron tran-sistors [J]. Proceedings of 2004 IEEE International Con-ference on Semiconductor Electronics, 2004: 108-111.
  • 6HELLERMANN L, A catalog of three -variable OR-in-vert and AND-invert logical circuits [J].IEEE Transac-tions on Electronic Computers, 1963(EC-12): 198-223.
  • 7YAU S S, TANG C K. Universal logic modules and theirapplications[J].IEEE Transctions on Computers, 1970(c-19): 141-149.
  • 8顾玮,吴训威.最佳ULG2双极型实用电路的设计与研究[J].固体电子学研究与进展.1982,2(3):22-31.
  • 9LIENTSCHNIG G, WEYMANN I,Hadlay P. Simulatinghybrid circuits of single-electron transistors and field -effect transistorsfj].Japanese Journal of Applied Physics,2003,42(10): 6467-6472.
  • 10李芹,蔡理,吴刚.一种新型的单电子数值比较器[J].浙江大学学报(理学版),2010,37(1):59-62. 被引量:2

共引文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部