期刊文献+

一种降低失调影响的低噪声带隙基准电路 被引量:3

A low noise bandgap reference circuit for reducing offset voltage affect
下载PDF
导出
摘要 基于经典的带隙基准电路原理,通过优化电路结构和采用寄生NPN晶体管,提出了一种可以降低运放失调电压和等效输入噪声影响的低噪声带隙基准电路。利用运放钳位流过晶体管的电流的比例,降低了运放失调电压和等效输入噪声至带隙输出电压的增益,实现了更稳定的基准电压输出。电路设计采用GSMC 0.18μm工艺,经过Hspice仿真验证,在2.5 V电源电压下,基准输出电压为1.2 V;在(-40~125)℃温度范围内,基准电压温度系数为3.16×10-5/℃;在10 Hz处,噪声密度为2.67μV/√Hz,低频下电源抑制比(PSRR)在95dB以上。
出处 《电子产品世界》 2019年第10期62-65,共4页 Electronic Engineering & Product World
  • 相关文献

参考文献2

二级参考文献6

  • 1G.C.M.Mejir,P.C.Schmall and K.van Zanlinge.A New Curvature-Corrected Bandgap Reference[J]. IEEE J. of Solid-State Circuits, Dec.1982,17:1139-1143.
  • 2M.Gunawan, et al. A Curvature-corrected Low-Voltage Bandgap Reference[J]. IEEE J. of Solid-State Circuits, June 1993. 28:667-670.
  • 3PhillipE.allen.《CMOS模拟集成电路设计》第二版[M].,June2002.P135.
  • 4Gray,Hurst,Lewis,Meyer,Analysis and Design of Analog Integraved Circuits[M]. Fourth Edition, John Wiley publication, 2001.317-325.
  • 5Y.Dai,D.T.Comer,D.J.Comer,C.S.Petrie,Threshold Voltage Based CMOS Voltage Reference[J],IEE Proc.-Circuits Devices Syst.,February 2004,151(1).
  • 6Y.Tsividis,“Moderate Inversion in MOS Devices”[J].Solid State Electron.1982,25(11):1099-1144.

共引文献9

同被引文献10

引证文献3

二级引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部