期刊文献+

一种软件化雷达定时器设计方法 被引量:2

A Software Defined Design Approach for Radar Timer
下载PDF
导出
摘要 以现场可编程门阵列为平台,提出一种通用定时设计架构,即软件化定时设计方法。它将定时程序划分为软件程序和硬件逻辑两部分,其中硬件逻辑采用定时产生子模块与合成模块实现通用化架构,软件程序为每个子定时配置位置与合成参数,从而实现复杂定时时序的产生。该方法可灵活、快捷调整定时时序,有效提升定时设计与调试效率。 Based on field programmable gate array(FPGA),a general framework named software defined timer design approach is proposed.It partitions the timer program into two separate parts,of which the hardware logic is designed to be a general structure consist of sub-timer module and combiner module,and the software program provides count and combination parameters for each sub-timer.The proposed timer design approach is flexible and easy to modify the timing,thus it can significantly improve the efficiency of system design and integration process.
作者 柯小路 杨东华 王继生 李洋 KE Xiaolu;YANG Donghua;WANG Jisheng;LI Yang(Nanjing Research Institute of Electronics Technology,Nanjing 210039,China)
出处 《现代雷达》 CSCD 北大核心 2020年第3期45-48,共4页 Modern Radar
关键词 定时器 软件定义 现场可编程门阵列 VERILOG HDL timer software defined field programmable gate array(FPGA) Verilog HDL
  • 相关文献

参考文献5

二级参考文献19

共引文献53

同被引文献13

引证文献2

二级引证文献5

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部