期刊文献+

基于电流舵的高精度低功耗13-bits DAC设计 被引量:1

下载PDF
导出
摘要 本文设计了一种基于电流舵的13-bits数字模拟转换器(DAC)电路,采用段间组合方式实现了1~1.18V的模拟电压输出,调节步长约为0.133mV,总功耗为2.34mW。此外,电路通过合理设置开关控制信号的交叉点电压,有效减小开关信号毛刺的产生;并可以通过改变电路中R-2R结构中的单位电阻大小,完成输出电压范围的调节,具有一定的实用性。对所设计的DAC电路进行前仿验证,其静态性能和动态性能均较为理想,满足设计要求。
机构地区 山西能源学院
出处 《电子技术与软件工程》 2021年第4期76-78,共3页 ELECTRONIC TECHNOLOGY & SOFTWARE ENGINEERING
  • 相关文献

参考文献6

二级参考文献37

  • 1Kang C Y. CORDIC-based high-speed direct digital frequency synthesis. University of Texas at Austin, 2003:39.
  • 2De Caro D, Petra N, Strollo A G M. A 380 MHz direct digital synthesizer/mixer with hybrid CORDIC architecture in 0.25 μm CMOS. IEEE J Solid-State Circuits, 2007, 42(1): 151.
  • 3Vankka J. Methods of mapping from phase to sine amplitude in direct digital synthesis. IEEE Trans Ultrason, Ferroelectr, Freq Control, 1997, 44(2): 526.
  • 4Gielis G, van de Plassche R, van Valburg J. A 540-MHz 10-b polar-to-Cartesian converter. IEEE J Solid-State Circuits, 1991, 26(11): 1645.
  • 5Ahn Y, Nahm S, Sung W. VLSI design of a CORDIC-based derotator. Proc IEEE ISCAS, 1998, 2:449.
  • 6Volder J E. The CORDIC trigonometric computing technique. IRE Trans Electron Comput, 1959, EC-8(3): 330.
  • 7De Caro D, Petra N, Strollo A G M. Digital synthesizer/mixer with hybrid CORDIC-multiplier architecture: error analysis and optimization. IEEE Trans Circuits Syst Ⅰ: Regular Papers, 2009, 56(2): 364.
  • 8Fu D, Willson A N. A high-speed processor for digital sine/cosine generation and angle rotation. Proc 32nd Asilomar Conf Signal Syst Comput, 1998, 1:177.
  • 9Torosyan A, Fu D, Willson A N. A 300 quadrature MHz direct digital synthesizer/mixer in 0.25μm CMOS. IEEE J Solid-State Circuits, 2003, 38(6): 875.
  • 10Song Y, Kim B. A quadrature digital synthesizer/mixer architecture using fine/coarse coordinate rotation to achieve 14-b input, 15-b output, and 100-dBc SFDR. IEEE J Solid-State Circuits, 2004, 39(11): 1853.

共引文献12

同被引文献9

引证文献1

二级引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部