期刊文献+

一种数字HART调制解调芯片的设计 被引量:2

下载PDF
导出
摘要 本文提出了一种符合HART协议的数字调制解调芯片设计方案。调制部分为了实现CPFSK调制,采用了时钟使能的方法对传统DDS技术进行了改进,同时在微控制器系统中采用较高的系统时钟来作为发送时钟,以获得较低的相位误差及较好的杂散性能。解调部分采用平均滤波算法来替代现有的抽头滤波技术,有效减少乘加操作,节约系统资源。性能分析及芯片实测结果表明,该实现方法具有良好的性能。
作者 周鹏
出处 《电子技术与软件工程》 2021年第13期92-94,共3页 ELECTRONIC TECHNOLOGY & SOFTWARE ENGINEERING
  • 相关文献

参考文献2

二级参考文献5

共引文献39

同被引文献13

引证文献2

二级引证文献2

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部