期刊文献+

一种RISC-V验证系统的设计与实现 被引量:1

下载PDF
导出
摘要 本文针对RISC-V处理器前端功能验证的需求,以Xilinx K7 FPGA为硬件核心,搭配外围功能芯片和电路,结合有关开发工具和嵌入式软件开发平台,设计并实现了一套可用于RISC-V处理器IP的功能验证系统。在实际项目应用中,该验证系统可以有效实现对RISC-V处理器IP的功能验证。
出处 《电子技术与软件工程》 2021年第13期107-108,共2页 ELECTRONIC TECHNOLOGY & SOFTWARE ENGINEERING
  • 相关文献

参考文献3

二级参考文献6

共引文献9

同被引文献11

引证文献1

二级引证文献2

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部