期刊文献+

基于FPGA的宽波特率误差容忍范围的UART设计 被引量:5

下载PDF
导出
摘要 在进行高速数据传输时,串行通信会存在通讯双方波特率时钟相对误差以及受到环境因素的干扰,导致通信质量可靠性的下降。针对这一问题,对串行通信波特率误差的容忍范围进行了研究,并基于FPGA设计了一种基于波特率自适应的动态采样接收方法,能够将波特率误差容忍范围提高至15%。通过仿真与实验对该方法进行了验证,结果表明该设计较大幅度的增大串行通信对波特率误差的容忍范围,从而提高了串行通信的可靠性与稳定性。
作者 丰淑凤 朱晓莹 王旭 FENG Shufeng;ZHU Xiaoying;WANG Xu
出处 《信息技术与信息化》 2021年第9期169-171,176,共4页 Information Technology and Informatization
基金 山东管理学院科研起航计划,编号:0121810107。
  • 相关文献

参考文献7

二级参考文献37

共引文献22

同被引文献41

引证文献5

二级引证文献4

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部