期刊文献+

基于物联网应用的SoC超低功耗芯片设计

Design of SoC Ultra-low Power Chip Based on IoT Application
下载PDF
导出
摘要 阐述在PULPino SoC平台上进行超低功耗芯片的设计,采用电源门控、时钟门控、功耗管理模块的低功耗设计技术,在各个设计层次上进行功耗优化,从而实现超低功耗的SoC芯片。 This paper describes the design of ultra-low power chip on the PULPINO So C platform. The low-power design technology of power-gated, clock-gated and power management module is used to optimize the power consumption at each design level, so as to achieve ultra-low power So C chip.
作者 谢辉 XIE Hui(Shenzhen University,Guangdong 518060,China)
机构地区 深圳大学
出处 《集成电路应用》 2023年第1期1-3,共3页 Application of IC
关键词 电路设计 物联网 SOC 超低功耗 电源门控 时钟门控 功耗管理模块 circuit design Internet of Things So C ultra-low power consumption power gating clock gating power management module
  • 相关文献

参考文献1

二级参考文献3

  • 1Yeh C,IEEE DAC,1999年,145页
  • 2How Rern Lin,IEEE Trans CA Don I Cand Syst,1999年,18卷,2期,231页
  • 3Chen J Y,IEEE Trans VLSI Syst,1999年,7卷,1期,25页

共引文献8

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部