期刊文献+

基于UVM的AHB总线SRAM控制器设计和验证 被引量:2

Design and Verification of the AHB bus SRAM Controller Based on UVM
下载PDF
导出
摘要 阐述AHB总线的SARM控制器运行原理和特点,以System Verilog为验证语言,VCS和DVE为仿真软件,搭建了基于UVM的通用验证平台,针对待测模块设计随机化测试用例,给出基于UVM的AHB总线SRAM控制器的验证结果,检测UVM验证平台的重用性、可移植性和可靠性。 This paper describes the operation principle and characteristics of the AHB bus SARM controller,a universal verification platform based on UVM built with System Verilog as the verification language and VCS and DVE as the simulation software.Randomized test cases are designed for the modules to be tested,and the verification results of the AHB bus SRAM controller based on UVM are given to test the high reusability,portability and reliability of the UVM verification platform.
作者 梁光胜 李朝洋 梁兆楷 杨松 LIANG Guangsheng;LI Zhaoyang;LIANG Zhaokai;YANG Song(School of Electrical and Electronic Engineering,North China Electric Power University,Beijing 102206,China)
出处 《集成电路应用》 2023年第6期51-53,共3页 Application of IC
关键词 UVM验证方法 AHB总线 静态随机存取存储器 System Verilog VCS UVM AHB protocol SRAM System Verilog VCS
  • 相关文献

参考文献3

二级参考文献3

共引文献32

同被引文献1

引证文献2

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部